dc.contributor.advisor | Χριστοφορίδης Γεώργιος | |
dc.contributor.author | Αθανασιάδης, Βασίλειος Γ. | |
dc.date.accessioned | 2024-02-07T11:00:38Z | |
dc.date.available | 2024-02-07T11:00:38Z | |
dc.date.issued | 2023-10 | |
dc.identifier.uri | https://dspace.uowm.gr/xmlui/handle/123456789/4398 | |
dc.description | Πανεπιστήμιο Δυτικής Μακεδονίας. Πολυτεχνική Σχολή. Τμήμα Ηλεκτρολόγων Μηχανικών και Μηχανικών Υπολογιστών. | en_US |
dc.description.abstract | Σε αυτήν την εργασία περιγράφεται λεπτομερώς η υλοποίηση κώδικα HDL (Hardware Description Language) ενός κυκλώματος Pusle-Width Modulation (PWM) σε FPGA. Το πρόγραμμα που χρησιμοποιήθηκε είναι το Quartus Prime 22.1 Lite Edition και τέλος προσομοιώθηκε όλο το σύστημα στο ModelSim.
----------------------------------------------------------------------------------------------------------------------------------------------------------------
This paper provides a detailed description of the implementation of HDL (Hardware Description Language) code for a Pulse-Width Modulation (PWM) circuit on an FPGA. The program used for this purpose was Quartus Prime 22.1 Lite Edition, and the entire system was simulated using ModelSim. | en_US |
dc.language.iso | gr | en_US |
dc.publisher | Πανεπιστήμιο Δυτικής Μακεδονίας. Πολυτεχνική Σχολή. | en_US |
dc.subject | FPGA | en_US |
dc.subject | HDL | en_US |
dc.subject | Verilog | en_US |
dc.subject | Quartus | en_US |
dc.subject | PWM | en_US |
dc.title | Σχεδιασμός αλγορίθμου ελέγχου μετατροπέα ηλεκτρονικών ισχύος σε FPGA με τη χρήση HDL | en_US |
dc.type | Thesis | en_US |