Σχεδιασμός αλγορίθμου ελέγχου μετατροπέα ηλεκτρονικών ισχύος σε FPGA με τη χρήση HDL
Abstract
Σε αυτήν την εργασία περιγράφεται λεπτομερώς η υλοποίηση κώδικα HDL (Hardware Description Language) ενός κυκλώματος Pusle-Width Modulation (PWM) σε FPGA. Το πρόγραμμα που χρησιμοποιήθηκε είναι το Quartus Prime 22.1 Lite Edition και τέλος προσομοιώθηκε όλο το σύστημα στο ModelSim.
----------------------------------------------------------------------------------------------------------------------------------------------------------------
This paper provides a detailed description of the implementation of HDL (Hardware Description Language) code for a Pulse-Width Modulation (PWM) circuit on an FPGA. The program used for this purpose was Quartus Prime 22.1 Lite Edition, and the entire system was simulated using ModelSim.